POL電源——試驗(yàn)與應(yīng)用發(fā)表時(shí)間:2023-04-24 15:57作者:DD 瞬態(tài)響應(yīng)試驗(yàn) 瞬態(tài)響應(yīng)試驗(yàn)不僅是對(duì)POL電源來(lái)說(shuō)是個(gè)重要特性,對(duì)于電源來(lái)說(shuō)也是十分重要的一個(gè)特性。特別是對(duì)于連接到低壓CPU與FPGA等的POL電源尤其重要。 POL電源的瞬態(tài)響應(yīng)試驗(yàn)一般是確認(rèn)當(dāng)脈沖狀的電流產(chǎn)生時(shí)所發(fā)生的電壓變化,可以參考下圖。 通過(guò)瞬態(tài)響應(yīng)試驗(yàn),可以確認(rèn)CPU與PFGA在快速輸入電流變動(dòng)時(shí),POL電源的恒壓能力。 在瞬態(tài)響應(yīng)試驗(yàn)中,要求對(duì)POL電源進(jìn)行各種試驗(yàn)要求。在進(jìn)行各類(lèi)試驗(yàn)時(shí),雖然可以通過(guò)測(cè)試多個(gè)CPU與FPGA來(lái)驗(yàn)證,但是由于需要根據(jù)每個(gè)試驗(yàn)條件去改變這些設(shè)備的連接,或者是為改變處理的設(shè)定而每次進(jìn)行調(diào)整等,所以并不是十分現(xiàn)實(shí)。 在此類(lèi)情況下,電子負(fù)載裝置可以通過(guò)在任意時(shí)間間隔內(nèi)改變輸入電流來(lái)進(jìn)行模擬。其操作不僅可以直接在前面板進(jìn)行,還可在PC上進(jìn)行遠(yuǎn)程操作。所以十分適合瞬態(tài)響應(yīng)試驗(yàn)。 而作為菊水的電子負(fù)載裝置產(chǎn)品,PLZ-5W系列的開(kāi)關(guān)功能正是可以對(duì)應(yīng)瞬態(tài)響應(yīng)試驗(yàn)的功能。 一般的電子負(fù)載在低壓部分有衰減流動(dòng)電流的區(qū)域,在POL電源這類(lèi)的低電壓電源的試驗(yàn)中使用時(shí)會(huì)產(chǎn)生問(wèn)題。下圖為一般電子負(fù)載的簡(jiǎn)易輸入電路。通過(guò)功率器件、運(yùn)算放大器與電流檢測(cè)電阻實(shí)現(xiàn)恒流電路,并通過(guò)控制該恒流電路實(shí)現(xiàn)恒流模式、恒壓模式、恒阻模式等。 MOS-FET通常是電子負(fù)載的首選功率器件。擁有一個(gè)ON電阻,ON電阻是可實(shí)現(xiàn)MOS-FET的Min電阻值。也就是電子負(fù)載的輸入電路的Min電阻值是MOS-FET的ON電阻與電流感應(yīng)電阻的和。因此,即使在負(fù)載端子的電壓非常低但想要流過(guò)大電流時(shí),會(huì)由于輸入電路的電阻值有下限,而導(dǎo)致超過(guò)一定數(shù)值的電流無(wú)法流過(guò)。下圖右側(cè)的圖標(biāo)與公式表示了這一點(diǎn),在低電壓下,負(fù)載電流與施加的電流成比例關(guān)系。 另外,需要注意的是,即使動(dòng)力裝置使用的不是MOS-FET而是雙極晶體管,在低電壓時(shí)也會(huì)有像恒阻一樣的動(dòng)作區(qū)域,因此會(huì)引起可流動(dòng)Max電流的衰減。在下圖中顯示的區(qū)域被稱(chēng)為飽和區(qū)域,在這個(gè)區(qū)域中,晶體管會(huì)呈現(xiàn)恒壓運(yùn)作,因此會(huì)引起低電壓時(shí)可流動(dòng)Max電流的衰減。 |